Показати простий запис статті
dc.contributor.author |
Хаханов, В.И. |
|
dc.contributor.author |
Хак Х.М. Джахирул |
|
dc.contributor.author |
Масуд М.Д. Мехеди |
|
dc.date.accessioned |
2014-11-15T10:40:32Z |
|
dc.date.available |
2014-11-15T10:40:32Z |
|
dc.date.issued |
2001 |
|
dc.identifier.citation |
Модели анализа неисправностей цифровых систем на основе FPGA, CPLD / В.И. Хаханов, Хак Х.М. Джахирул, Масуд М.Д. Мехеди // Технология и конструирование в электронной аппаратуре. — 2001. — № 2. — С. 10-17. — Бібліогр.: 9 назв. — рос. |
uk_UA |
dc.identifier.issn |
2225-5818 |
|
dc.identifier.uri |
http://dspace.nbuv.gov.ua/handle/123456789/70834 |
|
dc.description.abstract |
Представлена кубическая технология анализа цифровых схем для генерации тестов и оценки их качества. Модели функциональных элементов представлены кубическими покрытиями. Предложена универсальная процедура вычисления выходных списков неисправностей примитивов по их кубическим покрытиям. |
uk_UA |
dc.language.iso |
ru |
uk_UA |
dc.publisher |
Інститут фізики напівпровідників імені В.Є. Лашкарьова НАН України |
uk_UA |
dc.relation.ispartof |
Технология и конструирование в электронной аппаратуре |
|
dc.subject |
Проектирование. Конструирование |
uk_UA |
dc.title |
Модели анализа неисправностей цифровых систем на основе FPGA, CPLD |
uk_UA |
dc.type |
Article |
uk_UA |
dc.status |
published earlier |
uk_UA |
dc.identifier.udc |
681.325:519.713 |
|
Файли у цій статті
Ця стаття з'являється у наступних колекціях
Показати простий запис статті