Показати простий запис статті
dc.contributor.author |
Антонюк, В.В. |
|
dc.contributor.author |
Дрозд, О.В. |
|
dc.contributor.author |
Дрозд, Ю.В. |
|
dc.contributor.author |
Степова, Г.С. |
|
dc.date.accessioned |
2020-04-12T11:34:56Z |
|
dc.date.available |
2020-04-12T11:34:56Z |
|
dc.date.issued |
2019 |
|
dc.identifier.citation |
Контролепригодность схем в FPGA-проектах по признаку рассеиваемой мощности / В.В. Антонюк, О.В. Дрозд, Ю.В. Дрозд, Г.С. Степова // Технология и конструирование в электронной аппаратуре. — 2019. — № 1-2. — С. 3-9. — Бібліогр.: 17 назв. — рос. |
uk_UA |
dc.identifier.issn |
2225-5818 |
|
dc.identifier.other |
DOI: 10.15222/TKEA2019.1-2.03 |
|
dc.identifier.uri |
http://dspace.nbuv.gov.ua/handle/123456789/167862 |
|
dc.description.abstract |
Рассматриваются вопросы контролепригодности схем FPGA-проектов, а также возможность и целесообразность расширения традиционно используемой логической формы до контролепригодности по признаку рассеиваемой мощности. Анализируются ограничения логической контролепригодности схем, связанной с тестовым и рабочим диагностированием цифровых схем. Отмечаются особенности контролепригодности схем в FPGA-проектах и ее достоинства, важные для критических приложений. Предлагается аналитическая оценка пригодности схем к проведению диагностирования неисправностей, повышающих рассеиваемую мощность, таких как короткое замыкание, и организация мониторинга ее превышения. Приводятся результаты экспериментов по оценке контролепригодности схем сдвиговых регистров, имплементированных в FPGA-проектах. |
uk_UA |
dc.description.abstract |
Розглядаються питання контролепридатності схем FPGA-проектів. Аналізується лог контролепридатність та її різновиди: структурна і структурно-функціональна. Відзначаються особливості систем критичного застосування, функціонування яких поділяється на два режими — нормальний та аварійний, в яких на входи цифрових схем компонентів подаються різні вхідні дані, що обумовлює розширення структурно-функціональної контролепридатності до дворежимної. Відмічається створення проблеми виявлення прихованих несправностей, які можуть накопичуватися в нормальному режимі та проявлятися в аварійному. Відзначаються особливості контролепридатності схем в FPGA проектах і її переваги, важливі для критичних додатків. Аналізуються обмеження логічної контролепридатності схем, а також можливість і доцільність розширення традиційно використовуваної логічної форми до контролепридатності за ознакою енергоспоживання. |
uk_UA |
dc.description.abstract |
The authors consider the checkability issues of FPGA designs and analyze the logical (structural and structurally functional) checkability. The paper describes the features of safety-related systems that can operate in normal and emergency mode. In these modes different input data are fed to the inputs of the digital circuits of the components, which leads to an expansion of the structurally functional checkability to dual-mode. The paper shows the problem of hidden faults, which can accumulate in the normal mode and manifest themselves in the emergency mode. The features of checkability of circuits in FPGA projects and its advantages important for critical applications are noted. |
uk_UA |
dc.language.iso |
ru |
uk_UA |
dc.publisher |
Інститут фізики напівпровідників імені В.Є. Лашкарьова НАН України |
uk_UA |
dc.relation.ispartof |
Технология и конструирование в электронной аппаратуре |
|
dc.subject |
Современные электронные технологии |
uk_UA |
dc.title |
Контролепригодность схем в FPGA-проектах по признаку рассеиваемой мощности |
uk_UA |
dc.title.alternative |
Контролепридатність схем FPGA-проектах за ознакою розсіюваної потужності |
uk_UA |
dc.title.alternative |
Checkability of the circuits in fpga designs according to power dissipation |
uk_UA |
dc.type |
Article |
uk_UA |
dc.status |
published earlier |
uk_UA |
dc.identifier.udc |
004.315 |
|
Файли у цій статті
Ця стаття з'являється у наступних колекціях
Показати простий запис статті