Предложен метод уменьшения аппаратурных затрат в схеме композиционного микропрограммного устройства управления с общей памятью, ориентированный на технологию Field-programmable gate arrays. Метод основан на использовании двух источников кодов классов псевдоэквивалентных операторных линейных цепей и мультиплексора, позволяющего выбрать один из этих источников. Такой подход позволит уменьшить число look-up table элементов в схеме адресации композиционного микропрограммного устройства управления. Приведен пример применения предложенного метода.
A method for reducing the hardware amount in the circuit of composition microprogrammed control units with common memory is suggested oriented to the field-programmable gate arrays technology. The method is based on the use of two sources of codes classes of pseudoequivalent OLC and a multiplexer to choose one of these sources. Such an approach would reduce the number of look-up table elements in the addressing circuit of composition microprogrammed control units. An example of the proposed method application is given.
Запропоновано метод зменшення апаратурних витрат у схемі композиційного мікропрограмного пристрою керування із загальною пам’яттю, який орієнтовано на технологію Field-programmable gate arrays. Метод засновано на використанні двох джерел кодів класів псевдоеквівалентних операторних лінійних ланцюгів та мультіплексора, який дозволяє вибрати одне з цих джерел. Такий підхід дозволить зменшити число Look-up table елементів у схемі адресації композиційного мікропрограмного пристрою керування. Наведено приклад використання запропонованого методу.